Intel Executive publie une photo de Thunderbolt 5 puis la supprime : 80 Gbps et PAM-3

Un cadre qui visite diverses divisions de recherche à travers le monde n’est pas nécessairement nouveau, mais en mettant l’accent sur les médias sociaux qui permettent à des personnes nommées dans chaque entreprise de garder leurs abonnés assis sur le bord de leur siège, nous obtenons beaucoup plus d’informations sur la façon dont ces derniers. les entreprises fonctionnent. L’inconvénient de la publication sur les réseaux sociaux est que certaines images qui exposent des informations non publiées ne sont pas examinées par les relations publiques ou juridiques, et nous pouvons entrevoir la prochaine génération de technologie. C’est ce qui s’est passé aujourd’hui.

Le vice-président exécutif et directeur général d’Intel Customer Computing Group, Gregory Bryant, passera du temps dans les installations de R&D d’Intel en Israël cette semaine lors de son premier voyage Intel à l’étranger en 2021. Un premier article dimanche matin, montrant le voyage de Bryant au gymnase pour surmonter le jet décalage, a été suivi d’un autre plus tard dans la journée avec Bryant montrant les bureaux et les recherches. Le message contenait quatre photos, mais il a été rapidement supprimé et remplacé par une photo avec trois (dans le tweet ci-dessus). La photo supprimée montre de nouvelles informations sur la technologie Thunderbolt de nouvelle génération.

Dans cette image, nous pouvons voir une affiche sur le mur montrant ‘Technologie PHY 80G‘, ce qui signifie qu’Intel travaille sur une couche physique (PHY) pour les connexions 80 Gbps. Dès le départ, c’est le double de la bande passante de Thunderbolt 4, qui fonctionne à 40 Gbps.

La deuxième ligne confirme que c’est ‘L’USB 80G est conçu pour prendre en charge l’écosystème USB-C existant‘, ce qui s’ensuit qu’Intel vise à conserver le connecteur USB-C mais à doubler la bande passante effective.

La troisième ligne est en fait là où cela devient techniquement intéressant. ‘Le PHY sera basé sur la nouvelle technologie de modulation PAM-3‘. Il s’agit de la façon dont les 0 et les 1 sont transmis ; traditionnellement on parle d’encodage NRZ, qui ne permet de transmettre qu’un 0 ou un 1, ou un seul bit. La progression naturelle est un schéma qui permet de transférer deux bits, et cela s’appelle PAM-4 (Pulse Width Modulation), avec 4 étant la démarcation du nombre de variantes différentes que deux bits peuvent être vus (soit 00, 01, 10 , ou 11). PAM-4, à la même fréquence, a deux fois la bande passante d’une connexion NRZ.

Alors que diable dans PAM-3?


De Teledyne LeCroy sur YouTube

PAM-3 est une technologie dans laquelle la ligne de données peut porter un -1, un 0 ou un +1. Le système combine deux transmissions PAM-3 en un signal de données à 3 bits, par exemple, 000 est un -1 suivi d’un -1. Cela devient complexe, voici donc un tableau :

Encodage PAM-3
AnandTech Transmettre
1
Transmettre
2
000 -1 -1
001 -1 0
010 -1 1
011 0 -1
100 0 1
101 1 -1
110 1 0
111 1 1
Non utilisé 0 0

Lorsque nous comparons NRZ avec PAM-3 et PAM-4, nous pouvons voir que le taux de transfert de données pour PAM-3 est au milieu de NRZ et PAM-4. La raison pour laquelle PAM-3 est utilisé dans ce cas est d’obtenir cette bande passante plus élevée sans les limitations supplémentaires que PAM-4 nécessite pour être activée.

NRZ contre PAM-3 contre PAM4
AnandTech Morceaux Cycles Bits par
Cycle
NRZ 1 1 1
PAM-3 3 2 1.5
PAM-4 2 1 2

PAM-3 a des limitations similaires à NRZ.

La dernière ligne de cette image est ‘[something] La puce de test N6 axée sur la nouvelle technologie PHY travaille sur [the lab and] montrant des résultats prometteurs‘. Ce premier mot que j’ai pensé était TSMC, mais il doit avoir à peu près la même largeur que le “The” dans la ligne ci-dessus. Il ne semble donc pas être là, mais N6 est un nœud TSMC.

L’objectif d’Intel avec Thunderbolt sera d’augmenter la bande passante, la puissance et l’utilité, mais aussi à ce stade, il semble que le maintenir à la norme USB-C sera un élément essentiel pour garder la technologie utile pour les utilisateurs qui pourraient se rabattre sur les connexions. -C norme. À l’heure actuelle, le TB4 d’Intel est un sur-ensemble qui inclut l’USB4, nous pourrions donc voir une autre situation dans laquelle TB5 est également prêt à être un sur-ensemble d’USB5, cependant, il semble que les normes USB soient plus lentes à mettre en œuvre que les normes TB à l’heure actuelle.

Un merci spécial à David Schor de WikiChip pour le conseil.

Lecture connexe

Leave a Comment